IC 4040 datablad, pinout, applikasjon

Prøv Instrumentet Vårt For Å Eliminere Problemer





IC 4040 er teknisk sett en 12-trinns binær ringtellerbrikke, med enkle ord en enhet som vil produsere en beregnet forsinket frekvensutgang som respons på hver puls som påføres klokkeinngangen. Denne forsinkelsen økes med hastigheten på 2 ^ (n) der n er pinout-rekkefølgen i sekvensen av utgangene.

Viktigste tekniske spesifikasjoner

Hovedfunksjonene og spesifikasjonene til IC kan forstås som følger:



Fullt bufret 12 utganger som deler inngangsklokkene med hastigheten 2 ^ (n) hvor n = pinout-ordren starter fra Q0 til Q11.

Ovennevnte sekvensering av utgangene skjer som svar på hver fallende kant av klokken som brukes ved klokkeinngangen CP pinout. IC vil reagere til og med på en relativt langsom fallende klokkepuls like effektivt.



En enkelt asynkron master reset-inngang (MR) som tilbakestiller alle utganger til null når en høy logikk brukes, mens en konstant lav logikk gjør at IC kan forbli aktiv.

IC blir fullt operativ med Vdd så lav som 3V og opprettholder en konstant operasjonskarakteristikk selv ved spenninger rundt 15V.

La oss undersøke parametrene som ikke bør overskrides for IC 4040

  • Forsyningsspenning (Vdd) = Vanligvis mellom 3V og 15V, 18V er maksimumsgrensen.
  • Inngangsspenning (Vi) = Spenningen som kan påføres inngangene som CP, MR osv., Bør vanligvis være under Vdd eller maksimalt = Vdd + 0,5 V
  • Optimal driftsstrømkrav = 50mA siden så mange utganger er involvert og hver utgang

Pinout-detaljer

Diagrammet ovenfor viser pinout-konfigurasjonen til IC 4040, de kan evalueres som gitt under:

Pinouts Q0 til Q11 er utgangene til IC.

  1. Vss er bakkenålen.
  2. Vdd er den positive nålen.
  3. MR er reset pinout
  4. CP er klokkeinngangen.

Tidssekvens

La oss nå analysere utgangstidssekvensen til IC 4040. Som vist i følgende diagram, er vi i stand til å se og forstå følgende detaljer:

Så lenge MR-inngangen er høy, gir IC-utgangene ingen respons. Så snart den går lavt, begynner IC å svare og telle inngangsklokken på CP-inngangen.

Den første utgangspinnen Q0 går høyt etter 2 ^ (n) klokken ved CP, det er = 2 ^ (0) = 1, noe som betyr at Q0 blir høy ved den fallende kanten av den første pulsen og går lavt som svar på den fallende kanten av påfølgende klokke og så videre.
Tilsvarende går Q1 høyt etter 2 ^ (1) = 2, noe som betyr at det går høyt så snart en fallende kant av den andre klokken blir oppdaget og går lav ved fallende kanten av den fjerde påfølgende klokken og så videre.

Identisk går Q2 høyt og lavt etter 2 ^ (2) = fjerde klokkes fallende kanter, og så videre.

Ovennevnte sekvens fortsettes til Q11, som svar på de vedvarende klokkeinngangene ved CP.

Det betyr at hvis anta at CP er klokket med en 1Hz puls, ville Q11 gå høyt etter 2 ^ 11 sekunder eller etter 2048 sekunder som tilsvarer omtrent 34 minutter, tenk bare forsinkelsesområdet du kan oppnå ved ganske enkelt å øke klokkeinngangen med sekunder eller kanskje minutter.

Søknadstips

Fra den ovennevnte detaljerte analysen av IC 4040 databladet kan vi konkludere med at IC vanligvis er egnet for alle applikasjoner som involverer krav til frekvensdeling eller forsinkede krav til generering av tidsperioder.

Derfor kan det bli spesielt egnet for frekvensdelerkretsapplikasjoner, langvarige tidtakere, blinkere og andre lignende applikasjoner.




Forrige: Bruk av aluminiumsstripe-varmeavleder til Hi-watt-lysdioder i stedet for PCB Neste: Vaskemaskinens agitator timer krets